Nova Arquitetura de Demodulador π ⁄ 3 -BPSK para os Satélites do Sistema Brasileiro de Coleta de Dados
Flavia Vasconcelos Maia, Antonio Macilio Pereira de Lucena, Francisco de Assis Tavares Ferreira da Silva

DOI: 10.14209/sbrt.2018.40
Evento: XXXVI Simpósio Brasileiro de Telecomunicações e Processamento de Sinais (SBrT2018)
Keywords: Demodulador π ⁄ 3 -BPSK PCD SBCD sincronismo de símbolo recuperação de portadora transponder regenerativo
Abstract
Este artigo apresenta o projeto de uma nova arquitetura de demodulador π ⁄ 3 -BPSK totalmente digital a ser utilizado como parte de um transponder regenerativo de bordo, o qual está sendo desenvolvido para modernização do Sistema Brasileiro de Coleta de Dados. Este demodulador apresenta características inovadoras, pois além de ser uma solução totalmente digital, com processamento sobre o sinal discreto, os circuitos de recuperação de portadora e de sincronização de símbolo são inéditos para esta aplicação. O trabalho também apresenta os resultados de desempenho, em termos de taxa de erros de bits e de tempo de aquisição, obtidos através de simulação computacional. As medidas demonstram que a arquitetura proposta atende com certa margem as especificações do sistema, tanto para o tempo de sincronização como também para a taxa de erros de bits, ficando apenas 1 dB abaixo do limite teórico na condição em que a taxa de erros de bits é 10 -4.

Download