Denoising de Áudio com DWT/MODWT e Implementação em FPGA
Matheus Araújo de Oliveira, Walter Gontijo, Sidnei Noceti Filho, Eduardo L. O. Batista

DOI: 10.14209/sbrt.2024.1571036715
Evento: XLII Simpósio Brasileiro de Telecomunicações e Processamento de Sinais (SBrT2024)
Keywords: Denoising DWT MODWT FPGA
Abstract
Este artigo apresenta a implementação em FPGA de um algoritmo de redução de ruído em sinais de áudio, utilizando variações da Transformada Wavelet Discreta (DWT). Inicialmente, o algoritmo de denoising considerando a DWT/MODWT é simulado em MATLAB para obter os diferentes parâmetros que resultem no melhor desempenho. Na sequência, o algoritmo resultante é sintetizado em FPGA, bem como é avaliado seu comportamento em simulação. Finalmente, seu desempenho é avaliado em um kit de desenvolvimento. Os resultados experimentais obtidos demonstram o bom funcionamento do algoritmo implementado.

Download